## "FPGA+MDIO总线+UART串口=高效读写PHY芯片寄存器! "(含源代码)

基于FPGA的以太网相关文章导航,点击查看。

### 1、概述

前文对88E1518芯片的端口芯片及原理图进行了讲解,对MDIO的时序也做了简单的讲解。本文通过 Verilog HDL去实现MDIO,但是88E1518芯片对不同页的寄存器读写需要切换页,无法直接访问寄存器,如果通过代码读写某些固定寄存器的话会比较麻烦。

为了简化调试,所以采用UART串口来控制MDIO的读写,PC端通过UART向 FPGA 发送读写PHY芯片寄存器的指令,FPGA通过MDIO总线从PHY芯片读取指定寄存器地址的数据 后,通过UART将读取的数据发送到PC端的串口助手进行显示。

使用这种方式,以后就可以通过串口读写各种MDIO接口的寄存器了,而不再只是对88E1518单个芯片的调试有效了。

顶层模块的框图如图1所示:



图1 顶层模块框图

对应的端口信号如表1所示(位宽均为1位):

#### 表1 顶层信号

| 信号名     | I/O | 含义                     |
|---------|-----|------------------------|
| clk     | I   | 系统时钟, 100MHz           |
| rst_n   | I   | 系统复位,低电平有效             |
| uart_rx | I   | 串口接收信号                 |
| uart_tx | 0   | 串口发送引脚                 |
| mdc     | 0   | MDIO的时钟信号,最大不能超过12MHz。 |
| mdio    | Ю   | MDIO接口双向数据线            |

### 参考代码如下所示:

```
module top #(
 2
                         MDIO DATA W
       parameter
                                               16
                                                             ,//MDIO数据位宽;
 3
                                               100 000 000
                         FCLK
                                                             ,//系统时钟频率,默认100MHz;
       parameter
                                               10 000 000
 4
       parameter
                         FCLKMDC
                                                             ,//mdc时钟频率,88e1518最大不能超过12MHz;
 5
                         PHY_ADDR
                                               5'b0 0000
                                                             ,//PHY芯片的地址,88E1518芯片高四位默认为0,最低位由config引脚状态决定。
       parameter
                                        =
 6
                         BPS
                                               115200
                                                             ,//串口波特率;
       parameter
 7
                         UART_DATA_W
                                               8
                                                             ,//串口数据位宽;
       parameter
 8
                         CHECK W
                                               2'b00
                                                             ,//校验位,2'b00代表无校验位,2'b01表示奇校验,2'b10表示偶校验,2'b11按无校验处理。
       parameter
                                        =
                         STOP W
                                                              //停止位, 2'b01表示1位停止位, 2'b10表示2位停止位, 2'b11表示1.5位停止位;
 9
       parameter
                                               2'b01
10
   ) (
11
       input
                                               clk
                                                             ,//系统时钟信号;
12
       input
                                               rst_n
                                                             ,//系统复位信号,高电平有效;
13
14
       output
                                               mdc
                                                             ,//mdio的时钟信号;
15
       inout
                                               mdio
                                                             ,//mdio双向数据信号;
16
       output
                                               mdio_out_en
17
18
                                                             ,//串口输入信号;
       input
                                               uart rx
                                                              //串口输出信号;
19
       output
                                               uart_tx
20
   );
21
       wire
                         [UART DATA W - 1 : 0]
                                               rx_out
                                                             ;
22
                                               rx_out_vld
       wire
                                                             ;
23
       wire
                         [UART_DATA_W - 1 : 0]
                                               tx_data
24
```

```
tx data vld
       wire
25
26
                                               tx rdy
       wire
                                                             ;
27
                                               mdio rdy
       wire
28
29
                                               mdio start
       wire
30
                                               mdio rw en
       wire
31
                         [4:0]
                                               mdio addr
       wire
32
                         [MDIO DATA W - 1 : 0]
                                              mdio wdata
       wire
33
                         [MDIO DATA W - 1 : 0]
                                               mdio rdata
       wire
34
                                               mdio rdata vld ;
       wire
35
36
       //例化串口接收模块;
37
       uart rx #(
38
           .FCLK
                     ( FCLK
                                    ),//系统时钟频率,默认100MHZ;
39
           .BPS
                     ( BPS
                                    ),//串口波特率;
40
                     ( UART DATA W
                                    ),//接收数据位数以及输出数据位宽;
           .DATA W
41
           .CHECK W
                                    ),//校验位,0代表无校验位;
                     ( CHECK W
42
                                    ) //1位停止位;
           .STOP W
                     ( STOP W
43
44
       u uart rx (
45
                         ( clk
           .clk
                                       ),//系统工作时钟100MHZ;
46
           .rst n
                         ( rst_n
                                        ),//系统复位信号,低电平有效;
47
           .uart rx
                         ( uart rx
                                       ),//UART接口输入信号;
48
                         ( rx_out
                                       ),//数据输出信号;
           .rx_out
49
                         ( rx out vld
                                       ) //数据有效指示信号;
           .rx out vld
50
       );
51
52
       //例化串口发送模块;
53
       uart_tx #(
54
                     ( FCLK
                                    ),//系统时钟频率,默认100MHZ;
           .FCLK
55
                     ( BPS
           .BPS
                                    ),//串口波特率;
56
                                    ),//接收数据位数以及输出数据位宽;
           .DATA W
                     ( UART_DATA_W
57
                                    ),//校验位,0代表无校验位;
           .CHECK W
                     ( CHECK W
58
           .STOP_W
                     ( STOP_W
                                    ) //1位停止位;
59
       )
60
       u_uart_tx (
61
                         ( clk
                                       ),//系统工作时钟100MHZ;
           .clk
62
           .rst n
                         ( rst n
                                       ),//系统复位信号,低电平有效;
63
                         ( tx_data
                                       ),//数据输入信号。
           .tx_data
64
```

65

```
\overline{\phantom{a}}
                           ( tx data vld
            .tx data vld
                                         ),//数据有效指示信号,高电平有效。
 66
                           ( uart tx
            .uart tx
                                          ),//uart接口数据输出信号。
67
                           ( tx rdy
                                          ) //模块忙闲指示信号;
            .tx rdy
68
        );
69
70
        //例化串口数据处理模块;
 71
        uart data treat #(
72
                                         ),//串口数据位宽;
            .UART DATA W
                           ( UART DATA W
73
            .MDIO DATA W
                           ( MDIO DATA W
                                         ) //MDIO数据位宽;
74
75
        u uart data treat (
76
                           ( clk
            .clk
                                              ),//系统工作时钟100MHZ;
77
            .rst n
                           ( rst n
                                              ),//系统复位信号,低电平有效;
78
            .rx data
                           ( rx out
                                              ),
79
                           ( rx out vld
            .rx data vld
                                              ),
80
            .tx rdy
                           ( tx rdy
                                             ),
81
            .mdio rdata
                           ( mdio rdata
                                             ),
82
            .mdio rdata vld ( mdio rdata vld
                                             ),
83
                           ( mdio rdy
                                             ),
            .mdio rdy
84
            .tx_data
                           ( tx data
                                             ),
85
                           ( tx data vld
                                             ),
            .tx data vld
86
            .mdio start
                           ( mdio start
                                              ),
87
                                             ),
            .mdio_rw_en
                           ( mdio_rw_en
88
            .mdio wdata
                           ( mdio wdata
                                             ),
89
            .mdio addr
                                              )
                           ( mdio addr
90
        );
91
92
        //例化mdio接口模块;
93
        mdio drive #(
94
                                      ),//数据位宽;
                       ( MDIO_DATA_W
            .DATA W
95
            .FCLK
                       ( FCLK
                                      ),//系统时钟频率,默认100MHz;
96
            .FCLKMDC
                       ( FCLKMDC
                                      ),//mdc时钟频率,88e1518最大不能超过12MHz;
97
                                      ) //PHY芯片的地址,88E1518芯片高四位默认为0,最低位由config引脚状态决定。
            .PHY ADDR
                       ( PHY ADDR
98
 99
        u_mdio_drive (
100
            .clk
                           ( clk
                                          ),//系统时钟信号;
101
            .rst n
                           ( rst_n
                                          ),//系统复位信号,高电平有效;
102
                           ( mdio_start
            .start
                                          ),//开始写入或者读取信号;
103
                           ( mdio rw en
                                          ),//读写使能,高电平表示读数据,低电平表示写数据;
            .rw en
104
                           ( mdio_addr
            .addr_reg
                                          ),//读写寄存器地址;
105
```

106

```
TOO
             .wr data
                            ( mdio wdata
                                            ),//需要写入的数据;
107
             .mdc
                            ( mdc
                                           ),//mdio的时钟信号;
108
                                           ),//mdio三态门使能信号,高电平有效;用于仿真;
             .mdio out en
                            ( mdio out en
109
             .rd data
                            ( mdio rdata
                                            ),//读出数据;
110
                            ( mdio rdata vld),//读出数据有效指示信号, 高电平有效;
             .rd data vld
111
                                           ),//模块忙闲指示信号,高电平表示模块空闲,可以接收上游数据;
             .rdy
                            ( mdio rdy
112
             .mdio
                            ( mdio
                                            ),//mdio双向数据信号;
113
             .rd ack
114
        );
115
116
        ila 0 u ila 0 (
117
             .clk
                        ( clk
                                               ),//input wire clk
118
                                               ),//input wire [0:0]
                        ( mdc
             .probe0
                                                                     probe0
119
             .probe1
                        ( u mdio drive.mdio in ),//input wire [0:0]
                                                                    probe1
120
                        ( mdio out en
                                               ),//input wire [0:0]
             .probe2
                                                                     probe2
121
                        ( u mdio drive.state c ),//input wire [4:0]
             .probe3
                                                                    probe3
122
                        ( u mdio drive.cnt data ),//input wire [5:0]
             .probe4
                                                                    probe4
123
                        ( mdio rdata
             .probe5
                                               ),//input wire [15:0]
                                                                     probe5
124
             .probe6
                        ( mdio rdata vld
                                               ),//input wire [0:0]
                                                                    probe6
125
                        ( u mdio drive.start
             .probe7
                                               ),//input wire [0:0]
                                                                    probe7
126
             .probe8
                        ( u mdio drive.rdy
                                               ),//input wire [0:0]
                                                                    probe8
127
                        ( mdio wdata
             .probe9
                                               ),//input wire [15:0] probe9
128
             .probe10
                        ( mdio addr
                                               ),//input wire [4:0]
                                                                    probe10
129
             .probell
                        ( mdio rw en
                                               ),//input wire [0:0] probell
130
             .probe12
                        ( uart rx
                                               ),//input wire [0:0] probe12
131
                                               ),//input wire [7:0]
             .probe13
                        ( rx out
                                                                    probe13
132
             .probe14
                        ( rx out vld
                                               ),//input wire [0:0]
                                                                    probe14
133
             .probe15
                        ( tx data
                                               ),//input wire [7:0]
                                                                    probe15
134
             .probe16
                        ( tx data vld
                                               ) //input wire [0:0] probe16
135
        );
         endmodule
```

```
`timescale 1 ns/1 ns
 2
    module test();
 3
                                                 ;//系统时钟周期,单位ns,默认10ns;
       parameter
                   CYCLE
                                     10
                                      10
 4
       parameter
                   RST TIME
                                  =
                                                  ;//系统复位持续时间,默认10个系统时钟周期;
 5
       parameter
                   MDIO DATA W
                                      16
 6
        parameter
                   FCLK
                                      100 000 000 ;
 7
                                      10 000 000 ;
        parameter
                   FCLKMDC
 8
                                      5'b0 0000
        parameter
                   PHY ADDR
 9
       parameter
                   BPS
                                      115200
10
                                      8
        parameter
                   UART DATA W
                                      2'b00
11
                   CHECK W
       parameter
12
                   STOP W
                                      2'b01
       parameter
13
       localparam BPS CNT
                                                 ;//波特率对应时钟数,不用手动修改该参数;
                                      FCLK/BPS
14
15
                                  clk
                                                 ;//系统时钟,默认100MHz;
       reg
16
                                  rst n
                                                 ;//系统复位,默认高电平有效;
        reg
17
        reg
                                  uart rx
                                                  ;
18
19
       wire
                                  uart tx
20
       wire
                                  mdc
21
       wire
                                  mdio
22
       wire
                                  mdio out en
23
24
       reg mdio out;
25
       assign mdio = (~mdio out en) ? mdio out : 1'bz;
26
27
       top #(
28
           .MDIO DATA W
                          ( MDIO DATA W
                                         ),
29
           .FCLK
                           ( FCLK
                                          ),
30
           .FCLKMDC
                           ( FCLKMDC
                                          ),
31
           .PHY ADDR
                          ( PHY ADDR
                                          ),
32
           .BPS
                           ( BPS
                                          ),
33
           .UART DATA W
                          ( UART DATA W
                                         ),
34
           .CHECK W
                          ( CHECK W
                                          ),
35
           .STOP W
                          ( STOP W
                                          )
36
37
       u_top (
38
                          ( clk
                                          ),
           .clk
39
           .rst n
                          ( rst n
                                          ),
40
                                          ),
           .uart rx
                          ( uart rx
11
```

```
41
                          ( mdc
           .mdc
                                         ),
42
                          ( mdio_out_en
           .mdio out en
                                        ),
43
           .uart tx
                          ( uart tx
                                        ),
44
           .mdio
                          ( mdio
                                         )
45
       );
46
47
       //生成周期为CYCLE数值的系统时钟;
48
       initial begin
49
           clk = 0:
50
           forever #(CYCLE/2) clk = ~clk;
51
       end
52
53
       //生成复位信号;
54
       initial begin
55
           rst n = 1; uart rx = 0; mdio out = 0;
56
           #1; rst n = 0; // 开始时复位10个时钟;
57
           #(RST TIME*CYCLE);
58
           rst n = 1;
59
           mdio rw task(1'b1,5'd17,0);//读17号寄存器数据;
60
           mdio_rw_task(1'b0,5'd22,8'd1);//向22号寄存器写入1
61
           repeat(20)begin
62
               mdio rw task(1'b1,({$random} % 32),0);//读寄存器数据;
63
               mdio rw task(1'b0,({$random} % 32),({$random} % 256));//写寄存器;
64
           end
65
           $stop;//停止仿真;
66
       end
67
68
       task mdio_rw_task(
69
           input
                                         rw flag ,//mdio读写标志,高电平表示读操作,低电平表示写操作;
70
                                                ,//mdio读写寄存器地址信号;
                                         addr
           input
                 [4:0]
71
                  [MDIO DATA W - 1 : 0]
           input
                                        wdata
                                                 //mdio进行写操作时,需要写入的地址;
72
       );
73
           reg
                              rw_flag_r;
74
           begin
75
               rw_flag_r = rw_flag;
76
               uart rx task(8'h5a);//首先发送帧头, 0x5a
77
               uart_rx_task({7'd0,rw_flag_r});//发送读写操作;
78
              uart_rx_task({3'd0,addr});//发送读写寄存器地址;
79
              if(~rw flag r)begin//mdio进行写操作时,需要写入的地址;
80
                  uart_rx_task(wdata[15:8]);
81
00
```

```
ŏ۷
                   uart rx task(wdata[7:0]);
 83
               end
 84
            end
 85
        endtask
 86
 87
        //模拟串口发送函数,1位起始位,1位停止位,无校验位,8位数据,先发低位;
 88
        task uart rx task(
 89
            input [UART DATA W-1:0]
                                     data //串口待发送数据;
 90
        );
 91
            integer i;//用于控制循环次数;
 92
            begin
 93
               @(posedge clk);//延迟一个时钟后发送起始位;
 94
               uart rx = 1'b0;
 95
               repeat(BPS CNT) @(posedge clk);//延迟BPS CNT个时钟;
 96
               for(i=0; i<8; i=i+1)begin
 97
                   uart rx = data[i];
 98
                   repeat(BPS CNT) @(posedge clk);//延迟BPS CNT个时钟;
 99
               end
100
               if(CHECK W == 2'b01)begin
101
                   uart rx = ~(^data);//奇校验时, 发送数据;
102
                   repeat(BPS CNT) @(posedge clk);//延迟BPS CNT个时钟;
103
               end
104
               else if(CHECK W == 2'b10)begin
105
                   uart rx = (^data);//偶校验时,发送数据;
106
                   repeat(BPS CNT) @(posedge clk);//延迟BPS CNT个时钟;
107
               end
108
               @(posedge clk);//延迟一个时钟后发送停止位;
109
               uart rx = 1'b1;
110
               if(STOP W == 2'b01)//1位停止位;
111
                   repeat(BPS CNT) @(posedge clk);//延迟BPS CNT个时钟;
112
               else if(STOP W == 2'b10)//2位停止位;
113
                   repeat(2*BPS_CNT) @(posedge clk);//延迟2*BPS_CNT个时钟;
114
               else if(STOP W == 2'b11)//1.5位停止位;
115
                   repeat(BPS CNT*3/2) @(posedge clk);//延迟1.5*BPS CNT个时钟;
116
            end
117
        endtask
118
```

endmodule

## 2、串口数据处理模块

至于uart串口接收模块和uart串口发送模块,前文已经对UART全模式接收和发送的代码设计进行过详细讲解,不在赘述。

uart\_rx模块接收数据后,需要对数据进行判断,确定对应的数据是对寄存器进行读操作还是写操作,以及是接收的数据是地址还是寄存器的数据?读操作只需要发送读指示信号和 寄存器地址即可,而写还需要发送写入HPY芯片内部寄存器的16位数据,所以读写不同,串口发送的数据长度用过也不同。

因此此处规定一下PC端UART发送数据的格式,没发送一次完整的读写操作码及数据称为一帧数据。帧的起始位为8'h5A,FPGA检测到PC端发了8'h5A,表示后面的数据就是对 PHY芯片进行读写的操作码和数据。

帧起始后面跟1字节的读写指示信号,第0位为高电平表示进行读操作,低电平表示对PHY内部寄存器进行写操作,其余7位数据无效。

之后PC端发送需要读写PHY芯片的寄存器地址,由于PHY芯片的寄存器地址为5位,所以发送的地址数据只有低5位有效,高3位无效。

如果是读取PHY芯片内部寄存器数据,那么到此结束,等待数据返回即可。如果是要写入数据到PHY芯片内部寄存器,那么还需要发送两字节的写入数据,先发送需要写入数据的 高8位,后发送低8位数据。

上述就是我们自己为了方便设置的通信格式,实际上可以简化,可以把读写方式跟寄存器地址合并为1字节数。帧起始码也可以去掉,根据第一字节某些无效位进行判断,但是为了 更加直观的查看数据,就不进行简化了。读写PHY芯片寄存器的串口助手指令格式如下所示:

# 读PHY芯片寄存器指令格式

| 帧起始<br>8'h5A | 读指示<br>8'd1 | 寄存器地址 |
|--------------|-------------|-------|

# 写PHY芯片寄存器指令格式

| 帧起始<br>8'h5A | 写指示<br>8'd0 | 寄存器地址 | 高8位数据 | 低8位数据         |  |
|--------------|-------------|-------|-------|---------------|--|
| UTISA        | 0 00        |       |       | CSDN @电路_fpga |  |

上面都是对该协议的讲述,本模块就是来对该协议进行解析,并且把MDIO驱动模块从PHY芯片指定寄存器地址读取的数据输出到串口发送模块,将读取的数据最终发送到电脑的串口调试助手上。

该模块的端口信号如表2所示:

表2 数据解析模块端口信号

| 信号名         | 位宽 | Ю  | 含义                                    |
|-------------|----|----|---------------------------------------|
| clk         | 1  | I  | 系统时钟, 100MHz。                         |
| rst_n       | 1  | I  | 系统复位,低电平有效。                           |
| Rx_out      | 8  | I  | 串口接收数据。                               |
| Rx_out_vld  | 1  | I  | 串口接收数据有效指示信号。                         |
| Tx_data     | 8  | 0  | 串口需要发送的数据                             |
| Tx_data_vld | 1  | 0  | 串口发送数据有效指示信号。                         |
| Tx_rdy      | 1  | I  | 串口发送模块空闲指示信号。                         |
| Start       | 0  | 1  | 开始读写PHY寄存器,高电平有效。                     |
| rw_en       | 0  | 1  | 高电平表示读取PHY内部寄存器数据,低电平表示往PHY内部寄存器写入数据。 |
| Addr        | 0  | 5  | 读写寄存器地址。                              |
| Wdata       | 0  | 16 | 需要写入PHY寄存器的数据。                        |
| Rdata       | I  | 16 | 从PHY内部寄存器读出的数据。                       |
| Rdata_vld   | I  | 1  | 读出的数据有效指示信号。                          |
| Mdio_rdy    | I  | 1  | MDIO驱动模块空闲指示信号,高电平有效。                 |

该模块的代码比较简单,此处做简单介绍,模块内部代码分为两部分,一部分对接收到PC端发送的UART数据进行检测,检测到帧头8'h5A后,就启用一个计数器对后面接收的串口数据进行计数,第2字节的最低位能够表示此次进行读操作还是写操作,将最低位作为rw\_en信号输出,计数器的长度也与该位数据取值有关,高电平表示读操作,那这一帧数据除去帧头就2字节,此时计数器最大值应该为2-1,低电平表示写操作,除去帧头应该有4字节数据,那么计数器的最大值应该是4-1。

然后就是接收第3字节数据的低5位数据作为PHY芯片寄存器地址,如果是读操作,此时就应该拉高start。如果是写操作,还需要接收2字节数据作为wdata输出,才能拉高start信号。但实际上start信号还与MDIO驱动模块是否空闲有关,如果此时MDIO处于工作状态,则等MDIO驱动模块空闲后在拉高start信号。

本模块的另一部分功能就是将MDIO驱动模块从PHY内部寄存器读出的16位数据发送转换成串口发送模块的8位数据,然后传输给电脑。这部分比较简单,因为串口模块需要发送指令,驱动模块才会进行读操作,所以MDIO驱动模块读出数据是有限的,而且PC发送指令到MDIO驱动模块读出数据所需要的时间大于把MDIO读出数据通过串口发送到PC的时间,所以就不会存在数据丢失,不需要使用FIFO、RAM等存储结构暂存读出的数据。

当接收到MDIO读取的数据,并且串口发送模块空闲时,先把读取数据的高8位发送,发送完成后在发送低8位数据。这里会用到一个计数器来记录本次发送的是高位数据还是低位数据。

#### 总体思路就是这样,参考代码如下所示:

```
module uart data treat #(
 2
       parameter
                         UART DATA W
                                                                 ,//uart传输数据位宽;
 3
                                                  16
                         MDIO DATA W
                                                                  //mdio读写数据位宽;
       parameter
 4
   ) (
 5
                                                  clk
                                                                 ,//系统时钟信号;
       input
 6
       input
                                                  rst n
                                                                 ,//系统复位信号,低电平有效;
 7
 8
                         [UART DATA W - 1 : 0]
       input
                                                  rx data
                                                                 ,//uart接收到的数据;
 9
       input
                                                  rx data vld
                                                                 ,//uart接收到的数据有效指示信号,高电平有效;
                                                  tx rdy
10
       input
                                                                 ,//uart发送模块空闲指示信号,高电平有效;
                                                  tx data
11
                                                                 ,//uart需要发送的数据;
       output req
                         [UART DATA W - 1 : 0]
                                                  tx data vld
12
       output req
                                                                 ,//uart需要发送数据有效指示信号,高电平有效;
13
14
       input
                         [MDIO DATA W - 1 : 0]
                                                  mdio rdata
                                                                 ,//mdio读取的数据;
                                                  mdio rdata vld ,//mdio读取的数据有效指示信号,高电平有效;
15
       input
16
       input
                                                  mdio rdy
                                                                 ,//mdio接口模块空闲指示信号,高电平有效;
17
                                                  mdio start
       output reg
                                                                 ,//mdio开始进行读写操作信号;
18
       output reg
                                                  mdio rw en
                                                                 ,//mdio接口模块执行读写操作,高电平表示读操作,低电平表示写操作;
19
       output
              reg
                         [MDIO DATA W - 1 : 0]
                                                  mdio wdata
                                                                 ,//mdio在写操作时写入寄存器的数据;
20
                         [4:0]
                                                  mdio addr
                                                                 //mdio读写寄存器的地址;
       output req
21
   );
22
                                                  rx done
                                                                 ;//
       reg
23
                                                  uart rx flag
                                                                 ;//
       reg
24
                         [1:0]
                                                  cnt rx
                                                                 ://
       reg
25
                         [2:0]
       req
                                                  cnt rx num
                                                                 ;
26
                         [MDIO DATA W - 1 : 0]
                                                  mdio rdata r
                                                                 ;//
       reg
27
       req
                                                  uart tx flag
                                                                 ;//
28
       reg
                                                  cnt tx
                                                                 ;//
29
30
       wire
                                                  add cnt tx
31
       wire
                                                  end cnt tx
```

```
32
                                            add cnt rx
      wire
33
      wire
                                            end cnt rx
34
35
      /***** 处理FPGA通过接收到PC端产生的数据开始 **********/
36
      //规定一下串口数据的格式,首先得有个帧头8'h5a,然后需要发送读写寄存器的地址和读写操作,
37
      //第二字节的最低位表示读写操作,高电平表示mdio读操作,低电平表示mdio讲行写操作。
38
      //同时可以根据该位判断该帧数据长度,如果是读操作,则后面只有1字节的寄存器地址,如果是写操作,则地址后面应该还有2字节写数据;
39
      //第三字节的低5位表示读写寄存器的地址,高三位无效,可随意设置;
40
      //如果是读操作,则没有其余操作了,等待后文模块将读出数据通过串口发送到PC即可。
41
      //如果是写操作,还需要接收2字节的写数据,之后才能产生start信号。
42
43
      //标志信号,初始值为0,当检测到帧头8'h5a时拉高,当接收完一帧数据时拉低:
44
      //该操作表示,如果PC串口发送数据过快,则只接收最开时接收到的一帧数据,发送完成后在接收其余数据。
45
      always@(posedge clk)begin
46
         if(rst n==1'b0)begin//初始值为0;
47
            uart rx flag <= 1'b0;</pre>
48
         end
49
         else if(end cnt rx)begin//接收完一帧数据;
50
            uart rx flag <= 1'b0;</pre>
51
         end//当接收到数据帧头且没有已经接收但没有发出的数据时拉高;
52
         else if(rx data vld && (rx data == 8'h5a) && (~rx done))begin
53
            uart rx flag <= 1'b1;</pre>
54
         end
55
      end
56
57
      //接收数据寄存器, 当uart rx flag信号拉高后接收到有效数据时加一。
58
      //注意帧头并不会被计数器计数, 所以在计算计数器接收数据个数时不包括帧头。
59
      //当把读写操作、读写地址、写数据接收完成时清零。
60
      always@(posedge clk)begin
61
         if(rst n==1'b0)begin//
62
            cnt rx \ll 0;
63
         end
64
         else if(add cnt rx)begin
65
            if(end cnt rx)
66
               cnt rx \ll 0;
67
            else
68
                cnt rx \ll cnt rx + 1;
69
         end
70
      end
71
```

72

```
73
        assign add cnt rx = uart rx flag && rx_data_vld;//当uart_rx_flag信号有效且接收数据有效时拉高;
 74
        assign end cnt rx = add cnt rx && cnt rx == cnt rx num - 1;//当接收到指定个有效数据时拉高,表示接收数据完成。
 75
 76
        //根据读写操作判断计数器的长度,从而实现接收数据的长度变化。
 77
        always@(posedge clk)begin
 78
            if(rst n==1'b0)begin//初始值为4;
 79
               cnt rx num <= 3'd4;</pre>
 80
            end
 81
            else if(cnt rx==0 && add cnt rx)begin
 82
               if(~rx data[0])//当接收到的表示进行写操作时,表示总共需要接收4字节数据。
 83
                   cnt rx num \leq 3'd4;
 84
               else//否则表示接收的是读操作的数据,则只需要接收2字节数据;
 85
                   cnt rx num <= 3'd2;</pre>
 86
            end
 87
        end
 88
        //mdio进行读写操作的指示信号, 高电平表示读。
 89
        always@(posedge clk)begin
 90
            if(rst n==1'b0)begin//初始值为0;
 91
               mdio rw en <= 1'b0;
 92
            end//接收到的第一字节最低位数据。
 93
            else if(cnt rx==0 && add cnt rx)begin
 94
               mdio rw en <= rx data[0];</pre>
 95
            end
 96
        end
 97
        //mdio读写操作的寄存器地址。
 98
        always@(posedge clk)begin
 99
            if(rst n==1'b0)begin//初始值为0;
100
               mdio addr <= 5'd0;
101
            end//接收到的第二字节数据低5位是读写寄存器地址。
102
            else if(cnt rx==1 && add cnt rx)begin
103
               mdio addr <= rx data[4:0];</pre>
104
            end
105
        end
106
107
        //将串口发送的2字节数据进行拼接,作为mdio的写数据。
108
        always@(posedge clk)begin
            if(rst n==1'b0)begin//初始值为0;
109
110
               mdio wdata <= 16'd0;
111
            end
112
            else if(add cnt rx)begin
113
```

```
114
              if(cnt rx==2)//串口先发高八位数据;
115
                  mdio wdata <= {rx data , mdio wdata[7:0]};</pre>
              else if(cnt rx==3)//再发低八位数据;
116
117
                  mdio wdata <= {mdio wdata[15:8] , rx data};</pre>
118
           end
119
       end
120
121
       //接收串口一帧数据的指示信号。
122
       always@(posedge clk)begin
           if(rst n==1'b0)begin//初始值为0;
123
124
               rx done <= 1'b0;
125
           end
           else if(mdio_start)begin//当mdio模块将接收到的数据发送,所以拉低;
126
127
               rx done <= 1'b0;
128
           end
129
           else if(end cnt rx)begin//当
130
               rx done <= 1'b1;
131
           end
132
       end
133
134
       //mdio读写寄存器的开始信号,当mdio发送数据模块空闲且接收到串口发送的完整数据时拉高,其余时间拉低。
135
        always@(posedge clk)begin
136
           if(rx done && mdio rdy)begin
137
              mdio start <= 1'b1;</pre>
138
           end
           else begin
139
140
              mdio start <= 1'b0;</pre>
           end
141
142
        end
       /****** 处理FPGA通过接收到PC端产生的数据结束 ***********/
143
144
        /****** 把mdio读取数据通过串口发送给PC开始 *************/
145
146
       //由于mdio每次最多读取2字节数据,且每次读取数据都需要PC端先通过串口设置读写指令及读写寄存器地址,还有帧头数据。
147
       //所以串口发送和接收波特率相同的情况下,FPGA给PC端发送数据时比较空闲的,数据比较少,不需要用FIF0之类的做缓冲。
148
       //直接使用寄存器暂存即可,不会丢失mdio读出的数据。
149
       always@(posedge clk)begin
           if(rst n==1'b0)begin//初始值为0;
150
              mdio_rdata_r <= {{MDIO_DATA_W}{1'b0}};</pre>
151
152
           end//当mdio读出数据有效且没有未发送数据时将数据暂存;
           else if(mdio_rdata_vld && ~uart_tx_flag)begin
153
154
```

```
mdio rdata r <= mdio rdata;</pre>
155
            end
156
        end
157
158
        //有未发送数据指示信号,初始值为0,当mdio读取有效数据时拉高。
159
        //当接收的数据发送完成时拉低。
160
        always@(posedge clk)begin
161
            if(rst n==1'b0)begin//初始值为0;
162
                uart tx flag <= 1'b0;</pre>
163
            end
164
            else if(end cnt tx)begin
165
                uart tx flag <= 1'b0;</pre>
166
            end
167
            else if(mdio rdata vld)begin
168
                uart tx flag <= 1'b1;</pre>
169
            end
170
        end
171
172
173
        //发送数据字节数计数器,初始值为0,当有未发送数据且下游串口发送模块空闲时加一。
        //当发送完mdio读取的2字节数据时清零。
174
        always@(posedge clk)begin
175
            if(rst n==1'b0)begin//
176
                cnt tx \leq 0;
177
            end
178
            else if(add_cnt_tx)begin
179
                if(end cnt tx)
180
                    cnt tx \leq 0;
181
                else
182
                   cnt tx \ll cnt tx + 1;
183
            end
184
        end
185
186
        assign add_cnt_tx = uart_tx_flag && tx_rdy;//当有未发送数据且串口发送模块空闲时拉高。
187
        assign end cnt tx = add cnt tx && cnt tx == 2 - 1;//当发送完2字节数据时拉高;
188
189
        //串口发送数据, 先发送高八位数据, 后发送低8位数据。
190
        always@(posedge clk)begin
191
            if(rst_n==1'b0)begin//初始值为0;
192
                tx data <= {{UART DATA W}{1'b0}};</pre>
193
            end
194
195
```

```
else if(add cnt tx)begin
196
               if(cnt tx==0)//先发送高八位数据;
197
                   tx_data <= mdio_rdata_r[15:8];</pre>
198
                else//后发送低8位数据;
199
                   tx_data <= mdio_rdata_r[7:0];</pre>
200
            end
201
        end
202
203
        //生成串口发送数据有效指示信号, 当发送数据时拉高, 其余时间拉低。
204
        always@(posedge clk)begin
205
            if(add cnt tx)begin//初始值为0;
206
               tx data vld <= 1'b1;</pre>
207
            end
208
            else begin
209
               tx data vld <= 1'b0;</pre>
210
            end
211
        end
        /****** 把mdio读取数据通过串口发送给PC结束 ************/
    endmodule
```



该模块的仿真结果如下所示,当接收到PC端发送的帧头8'h5A后,计数器开始工作,对后续数据进行解析。



#### 图3 发送写指令的整体时序

上图检测到帧头8'h5A,然后下一字节数据最低位为0表示写指令,此时需要接收4字节数据,cnt\_rx\_num则赋值为4,然后依次接收寄存器地址和数据,最后将接收数据结尾的仿真 截图放大,得到图4。



图4 发送写指令的结束部分

下图是PC端发送读寄存器指令的时序,首先检测到帧头8'h5A,下一字节的最低位为1,表示进行读操作,除去帧头只有2字节数据,所以计数器的最大值cnt\_rx\_num为2。



图5 发送读指令的整体时序

将开始部分放大后如下图所示,



图6 检测到帧头8'h5A

结束部分的时序如下图所示,计数器和标志信号这些都要清零处理,将start信号拉高一个时钟周期。



图7 一帧数据结束解析部分

另一部分的仿真功能此处没有做过多处理,因为MDIO从机的程序并没有进行编写,所以仿真时返回的数据始终为0,所以这部分仿真看起来比较简单,如下图所示:



图8 将读取数据发送

当从PHY芯片的寄存器读取到数据mdio\_rdata\_vld拉高,并且串口发送模块空闲(tx\_rdy为高电平)时,将flag信号拉高,并且把mdio\_rdata的高8位数据输出给串口发送模块进行发送,将tx\_data\_vld拉高一个时钟周期。开始传输数据的细节如下图所示:



图9开始传输高8位数据



#### 图10 发送低8位数据

由于发送的数据始终为0,所以上述仿真可能不是很直观,有兴趣的后续可以通过ILA直接抓取该模块的信号,那样更加简单,不必写MDIO的从机,或者可以对此模块单独仿真。

## 3、MDIO驱动模块

MDIO接口的时序在前文讲解88E1518芯片时已经讲解过了,读写时序如下图所示,所以本文就不再赘述。



图11 MDIO读写时序

本模块的端口信号如下表3所示:

表3 MDIO驱动模块端口信号

| 信号名    | 位宽 | Ю  | 含义                                    |
|--------|----|----|---------------------------------------|
| clk    | 1  | I  | 系统时钟,100MHz。                          |
| rst_n  | 1  | I  | 系统复位,低电平有效。                           |
| start  | I  | 1  | 开始读写PHY寄存器,高电平有效。                     |
| rw_en  | I  | 1  | 高电平表示读取PHY内部寄存器数据,低电平表示往PHY内部寄存器写入数据。 |
| addr   | I  | 5  | 读写寄存器地址。                              |
| w data | I  | 16 | 需要写入PHY寄存器的数据。                        |

| 信号名       | 位宽 | Ю  | 含义                      |  |
|-----------|----|----|-------------------------|--|
| rdata     | 0  | 16 | 从PHY内部寄存器读出的数据。         |  |
| rdata_vld | 0  | 1  | 读出的数据有效指示信号。            |  |
| mdio_rdy  | 0  | 1  | MDIO驱动模块空闲指示信号,高电平有效。   |  |
| mdc       | 0  | 1  | MDIO接口的时钟信号,最大不超过12MHz。 |  |
| mdio      | Ю  | 1  | MDIO双向数据线。              |  |

通过图5的读写时序图,使用状态机会比较简单,其实使用计数器位主架构会更加简单。本文使用状态机,总共划分为5个状态,如图12所示,空闲状态时没有读写操作,此时rdy信号为高电平。本模块需要生成MDC时钟信号,系统时钟100MHz,MDC采用10MHz,便于分频实现。



#### 图12 状态转换图

在检测到上游模块的开始读写寄存器信号start为高电平,并且MDC下降沿到来时,状态机由空闲状态跳转到START状态,该状态会发送32位前导码,2位起始位,2位读写指示信号,5位PHY地址,5位寄存器地址,不管进行读操作还是写操作,都需要进行发送这些数据,所以将这些数据全部归为START状态,简化状态机。

发送完寄存器地址后,跳转到TA状态,如果是写操作,发送2位数据10,如果是读操作,则释放总线。之后根据读写操作,分别跳转到读数据和写数据状态。数据在MDC下降沿进 行输出或读取,此处通过分频计数器的值来判断MDC的下降沿和上升沿,最好不要把MDC作为触发器的时钟信号,FPGA尽量全部使用同步时钟信号。

在读数据或者写数据状态时,代码中并不只是停留了16个时钟,而是24个时钟,原因在于图5每次进行读写数据后,都会回到空闲状态,间隔了8个时钟周期。为了保险就将这段时 间合并在读写寄存器数据的状态了,只不过后面8个时钟周期直接释放总线,达到相同效果。

上述就是状态机的跳转,当然还需要一个计数器用来计数MDC的时钟个数,用作状态机跳转的判断依据,以及记录发送的数据个数,当状态机不在空闲状态且分频计数器计数结束时,该计数器就加1,状态机处于不同状态,这个计数器的最大值不一样。所以需要另一个信号来记录计数器的最大值。

注意写数据时先写高位,读数据时也是先读取高位数据,代码的总体思路就是这样了,当然还有些暂存寄存器地址,读写指示信号等,这些可以自行研究。对应的参考代码如下所示:

```
module mdio drive #(
2
                                                      ,//数据位宽;
      parameter
                       DATA W
                                        16
3
                       FCLK
                                        100 000 000
                                                      ,//系统时钟频率,默认100MHz;
      parameter
4
                                                      ,//mdc时钟频率,88e1518最大不能超过12MHz;
                       FCLKMDC
                                        10 000 000
      parameter
                                        5'b0 0000
5
                       PHY ADDR
                                                      //PHY芯片的地址,88E1518芯片高四位默认为0,最低位由confiq引脚状态决定。
      parameter
6
   ) (
7
                                        clk
                                                      ,//系统时钟信号;
      input
8
      input
                                        rst n
                                                      ,//系统复位信号,高电平有效;
9
10
      output req
                                        mdc
                                                      ,//mdio的时钟信号;
11
      inout
                                        mdio
                                                      ,//mdio双向数据信号;
12
      output reg
                                        mdio out en
                                                      ,//mdio三态门使能信号,高电平有效;用于仿真;
13
14
      input
                                                      ,//开始写入或者读取信号;
                                        start
15
      input
                                        rw en
                                                      ,//读写使能,高电平表示读数据,低电平表示写数据;
16
                       [4:0]
                                                      ,//读写寄存器地址:
      input
                                        addr reg
17
      input
                       [DATA W - 1 : 0]
                                        wr data
                                                      ,//需要写入的数据;
18
                       [DATA W - 1 : 0]
                                        rd data
                                                      ,//读出数据;
      output req
19
                                        rd data vld
                                                      ,//读出数据有效指示信号,高电平有效;
      output req
20
                                                      ,//模块忙闲指示信号,高电平表示模块空闲,可以接收上游数据;
      output reg
                                        rdy
                                                     //读应答, 高电平表示PHY芯片应答了读操作, 本设计并未使用。
21
      output req
                                        rd ack
22
      );
23
      //处理计数器的参数;
```

```
24
       localparam
                        DIV NUM
                                          FCLK / FCLKMDC ;//分频系数;
25
       localparam
                                          cloqb2(DIV NUM-1) ;//分频计数器位宽计算,该计数器只会计数到最大值减一;
                        DIV NUM W =
26
27
       //状态机的状态定义;
28
       localparam
                        IDLE
                                          5'b00001
                                                        ;//空闲状态;
                                   =
29
       localparam
                        ADDR
                                   =
                                          5'b00010
                                                        ://发送前导码,地址,读写方式的状态;
30
       localparam
                        TA
                                          5'b00100
                                                        ://根据读写转换总线状态;
                                   =
31
       localparam
                        WR DATA
                                          5'b01000
                                                        ;//写数据状态;
32
       localparam
                        RD DATA
                                          5'b10000
                                                        ;//读数据状态;
                                   =
33
34
                                                        ;//mdio输出数据;
       reg
                                          mdio out
35
       //req
                                            mdio out en
                                                          ;//mdio三态门使能信号,高电平有效;
36
       req
                                          start r
                                                        ://将开始信号暂时保存,与mdc信号对齐;
37
                                                        ://将读写指示信号暂存;
       req
                                          rw en r
38
                        [15 : 0]
       reg
                                          wr data r
                                                        ;//将写数据暂存;
39
                        [4:0]
       reg
                                          state n
                                                        ;//状态机的次态;
40
       reg
                        [4:0]
                                          state c
                                                        ;//状态机的现态;
41
                        [45 : 0]
                                          start addr
                                                        ;//将32位前导码,2位起始位,2位读写指示位,5位PHY地址,5位寄存器地址拼接;
       req
42
                                                        ;//计数器cnt data在不同状态下需要发送或读取数据的个数;
                        [5:0]
                                          cnt data num
       req
43
                        [DIV_NUM_W - 1 : 0] cnt_div
                                                        ;//分频计数器,用于生成mdc时钟;
       reg
44
       reg
                        [5:0]
                                          cnt data
                                                        ;//用于计数状态机不再空闲状态下发送的数据位数;
45
46
                                          add cnt data
       wire
                                                        ;
47
                                          end cnt data
       wire
                                                        ;
48
       wire
                                          end cnt div
49
       wire
                                          mdio in
50
       wire
                                          idl2addr start ;
51
       wire
                                          addr2ta start ;
52
       wire
                                          ta2wr start
53
       wire
                                          ta2rd start
                                                        ;
54
       wire
                                          wr2idl start
55
       wire
                                          rd2idl start
56
57
       //mdio的三态接口;
58
       assign mdio = mdio out en ? mdio out : 1'bz;
59
       assign mdio in = mdio;
60
61
       //自动计算位宽函数;
62
       function integer clogb2(input integer depth);begin
63
          if(depth == 0)
64
```

```
65
                cloqb2 = 1;
66
            else if(depth != 0)
67
                for(clogb2=0 ; depth>0 ; clogb2=clogb2+1)
68
                    depth=depth >> 1;
69
            end
70
        endfunction
71
72
        //分频计数器, 计数到分频系数减一清零;
73
        always@(posedge clk)begin
74
            if(rst n==1'b0)begin//
75
                cnt div <= 0;</pre>
76
            end
77
            else if(end cnt div)
78
                cnt div <= 0;</pre>
79
            else
80
                cnt div <= cnt div + 1;</pre>
81
        end
82
        //分频计数器结束条件, 计数到分频系数减一时清零;
83
        assign end cnt div = cnt div == DIV NUM - 1;
84
85
        //MDI0的时钟信号, 当分频计数器计数结束时拉低, 计数到一半时拉高;
86
        always@(posedge clk)begin
87
            if(rst n==1'b0)begin//初始值为0;
88
                mdc <= 1'b0;
89
            end
90
            else if(cnt div == DIV NUM - 1)begin
91
                mdc <= 1'b0;
92
            end
            else if(cnt_div == DIV_NUM/2 - 1)begin
93
94
                mdc <= 1'b1;
95
            end
96
        end
97
98
        //把开始读写信号暂存,为了mdio的数据与mdc时钟对齐;
99
        always@(posedge clk)begin
            if(rst n==1'b0)begin//初始值为0;
100
101
                start r <= 1'b0;
102
            end
103
            else if(start)begin
                start_r <= 1'b1;
104
105
```

```
106
             end
             else if(end cnt div)begin
107
                start r <= 1'b0;
108
             end
109
         end
110
111
         //将读写指示信号、写数据暂存,状态机不在空闲时,外部输入数据无效;
112
         always@(posedge clk)begin
113
             if(rst n==1'b0)begin//初始值为0;
114
                 rw en r \leq 1'b0;
115
                wr data r <= 16'd0;
116
             end
117
             else if(start && state c == IDLE)begin
118
                 rw en r <= rw en;
119
                 wr data r <= wr data;
120
121
             end
         end
122
123
         //The first section: synchronous timing always module, formatted to describe the transfer of the secondary register to the live register ?
124
         always@(posedge clk)begin
125
             if(rst n==1'b0)begin
126
                 state c <= IDLE;</pre>
127
             end
128
             else begin
129
                 state c <= state n;</pre>
130
             end
131
         end
132
133
         //The second paragraph: The combinational logic always module describes the state transition condition judgment.
134
         always@(*)begin
135
             case(state c)
136
                 IDLE:begin
137
                     if(idl2addr_start)begin
138
                         state n = ADDR;
139
                     end
140
                     else begin
141
                         state n = state c;
142
                     end
143
                 end
144
                 ADDR:begin
145
146
```

```
if(addr2ta start)begin
147
                        state n = TA;
148
                     end
149
                     else begin
150
                        state_n = state_c;
151
                     end
152
                 end
153
                 TA:begin
154
                     if(ta2wr start)begin
155
                        state_n = WR_DATA;
156
                     end
157
                     else if(ta2rd start)begin
158
                        state n = RD DATA;
159
                     end
160
                     else begin
161
                        state n = state c;
162
                     end
163
                 end
164
                 WR DATA:begin
165
                     if(wr2idl_start)begin
166
                        state n = IDLE;
167
                     end
168
                     else begin
169
                        state n = state c;
170
                     end
171
                 end
172
                 RD_DATA:begin
173
                     if(rd2idl_start)begin
174
                        state n = IDLE;
175
                     end
176
                     else begin
177
                        state_n = state_c;
178
                     end
179
                 end
180
                 default:begin
181
                     state n = IDLE;
182
                 end
183
             endcase
184
         end
185
186
```

187

```
// Third paragraph: Design transfer conditions;
188
        assign idl2addr start = state c==IDLE && start r && end cnt div;//状态机处于空闲状态,接收到上游模块发送的开始信号且分频计数器计数结束;
189
        assign addr2ta start = state c==ADDR && end_cnt_data;//处于发送地址,前导码状态,且数据发送完成(计数器cnt_data计数结束);
190
        assign ta2wr start = state c==TA && end cnt data && (~rw en r);//处于TA状态,且经过固定时钟周期后,如果进行写操作,则跳转到写数据阶段;
191
        assign ta2rd start = state c==TA && end cnt data && rw en r;//处于TA状态,且经过固定时钟周期后,如果进行读操作,则跳转到读数据阶段;
192
        assign wr2idl start = state c==WR DATA && end cnt data;//处于写数据状态,且写完所有数据;
193
        assign rd2idl start = state c==RD DATA && end cnt data;//处于读数据状态,且读完所有数据;
194
195
        //cnt data计数器,用来计数状态机不处于空闲状态时,在各个状态下发送的数据个数;
196
        //初始值为0, 当状态机不处于空闲状态且分频计数器计数结束时加1。
197
        //当计数器计数到cnt data num-1时表示该状态的数据已经写入或读取完成,此时计数器清零;
198
        always@(posedge clk)begin
199
           if(rst n==1'b0)begin//
200
               cnt data <= 0;</pre>
201
           end
202
           else if(add cnt data)begin
203
               if(end cnt data)
204
                  cnt data <= 0;</pre>
205
               else
206
                  cnt data <= cnt data + 1;</pre>
207
           end
208
        end
209
210
        assign add cnt data = ((state c != IDLE) && end cnt div);
211
        assign end cnt data = add cnt data && cnt data == cnt data num - 1;
212
213
        //状态机各个状态需要发送数据或者读取数据的个数;
214
        always@(posedge clk)begin
215
           if(state c == TA)begin//此处最多需要发送2位数据;
216
               cnt data num <= 6'd2;</pre>
217
           end
218
           else if(state c == WR DATA || state c == RD DATA)begin//读取或者写入的数据都是16位,但是手册里让每次数据发送完成和接收完成后,需要释放总线一段时间之
219
               cnt_data_num <= 6'd25;</pre>
220
           end
221
           else begin//在ADDR状态下,需要发送32位前导码,2位起始位,2位读写指示位,5位PHY地址,5位寄存器地址;
222
               cnt data num <= 32+2+2+5+5;</pre>
223
           end
224
        end
225
226
        //当状态机处于空闲状态且开始信号有效时,将状态机需要在ADDR状态发送的数据拼接;
227
```

വാറ

```
440
        always@(posedge clk)begin
229
            if(rst n==1'b0)begin//初始值全为高电平;
230
               start addr <= 46'h3fff ffff ffff;
231
            end
232
            else if(start && state c == IDLE)begin//状态机在空闲状态下,检测到开始发送信号时,将前导码,起始位,读写状态,PHY地址,寄存器地址拼接。
233
               start addr <= {32'hffff ffff,2'b01,{rw en,~rw en},PHY ADDR,addr reg};</pre>
234
            end
235
        end
236
237
        //输出mdio的数据。
238
        always@(posedge clk)begin
239
            if(rst n==1'b0)begin//初始值为0;
240
               mdio out <= 1'b0;
241
            end
242
            else if(state c == ADDR)begin//输出前导码, 地址等数据;
243
               mdio out <= start addr[45 - cnt data];</pre>
244
            end
245
            else if(state c == TA)begin//此过程输出2'b10,读的时候将三态使能信号拉低即可释放总线,与数据线状态无关,所以不会影响。
246
               if(cnt data == 0)
247
                   mdio out <= 1'b1;</pre>
248
               else
249
                   mdio out <= 1'b0;</pre>
250
            end
251
            else if(state c == WR DATA && (cnt data < 16))begin//写状态时,将16位数据输出,先输出高位数据;
252
               mdio out <= wr data r[15 - cnt data];</pre>
253
            end
254
        end
255
256
        //三态门使能信号;
257
        always@(posedge clk)begin//当状态机处于ADDR 或者 写数据 或者 TA状态且写有效时将三态门使能;
258
            if(state c == ADDR || (state c == WR DATA && (cnt data < 16)) || (state c == TA && ~rw en r))begin
259
               mdio out en <= 1'b1;
260
            end
261
            else begin//其余时间三态门使能关闭,释放总线;
262
               mdio out en <= 1'b0;
263
            end
264
        end
265
266
        //读应答,只有在TA阶段,MDC下降沿当数据线被PHY芯片拉低时,表示PHY芯片应答了,此时将应答标志拉高,其余时间均为低电平;
267
        always@(posedge clk)begin
268
```

```
269
            if(state c == TA \&\& rw en r \&\& (cnt div == DIV NUM - 1))begin
270
                rd ack <= ~mdio in;
271
            end
272
            else begin
273
                rd ack <= 1'b0;
274
            end
275
        end
276
277
        //读取采集到的数据;
278
        always@(posedge clk)begin
279
            if(rst n==1'b0)begin//初始值为0;
280
                rd data <= 16'd0;
281
            end//状态机处于读取状态时,在分频时钟上升沿沿读取数据,先读取高位数据;
282
            else if(state n == RD DATA && (cnt div == DIV NUM/2 - 1) && (cnt data < 16))begin
283
                rd data[15 - cnt data] <= mdio in;</pre>
284
            end
285
        end
286
287
        //生成读取数据有效指示信号;
288
        always@(posedge clk)begin//当读取完所有数据时,输出有效指示信号拉高,其余时间拉低;
289
            rd data vld \leftarrow ((state c == RD DATA) && (cnt data == 15) && (cnt div == DIV NUM/2 - 1));
290
        end
291
292
        //忙闲指示信号,
293
        always@(*)begin
294
            if(start || start r || (state c != IDLE))
295
                rdv = 1'd0;
            else
                rdy = 1'b1;
        end
     endmodule
```

该模块的仿真读寄存器的整体时序如下图所示:



图13 读寄存器的整体时序

放大后如图14所示,首先前导码输出32个高电平。



#### 图14 发送前导码

然后依次发送2为起始位,2为读指示信号,5位PHY地址(本次使用88E1518的PHY地址设置为5'd0和5'd1,由硬件电路决定),5位寄存器地址,然后释放总线,mdio\_out\_en是三态门的使能信号,低电平表示释放总线。之后经过在16个MDC时钟的下降沿读取mdio数据线上的信号,读取完毕后将rdata vd拉高,表示读取数据有效。



图15 其余位的时序

#### 写寄存器的总体仿真时序如下图所示:



图16 写寄存器整体仿真时序

起始时序如下图所示:



图17 写寄存器起始时序

前导码发送之后的时序如下图所示,当数据发送完毕后把总线释放。



图18 前导码之后的时序

## 4、上板测试

为了查看MDIO接口时序,所以在顶层文件中加入了一个ILA模块,用来抓取需要查看的一些信号,便于调试。然后开发板插上干兆网线,串口数据线,下载器,最后打开电源下载 程序,如下所示。 串口助手读写PHY寄存器

图19 板卡接线图

程序下载完成后, 查看电脑上此时网口的传输速率, 在搜索栏中搜索"查看网络连接", 如下图所示。



图20 查看网络连接

如下图所示,如果将电脑通过网线与开发板的网口连接,则会出现以太网。字样,选中后鼠标右键,点击状态。



图21 查看以太网通信速率

如果电脑网卡速率大于等于1Gbps,那么此时会如下图显示一致,使用1Gbps进行传输,因为此时PC和FPGA的PHY芯片的通信速率是通过自动协商完成的,所以会选择都支持的最高通信速率。



图22 以太网通信速率

PC端的最大通信速率可以手动修改,如图所示,鼠标右击以太网,选中属性。



图23 修改以太网速率 (1)

然后点击配置,如下图所示:



图24 修改以太网速率 (2)

如下图所示,选择高级,然后下拉点击连接速度和双工模式,之后可以发现默认是自动侦测,此时我们手动修改位100Mbps 全双工。



图25 修改以太网速率 (3)

之后在查看以太网的通信速率,结果如图所示,此时就是100Mbps 全双工通信模式了。



图26 修改以太网速率 (4)

这是PC端进行修改,本文需要实现FPGA通过修改内部寄存器实现以太通信速率的修改,所以先将PC端修改回自动侦测,然后我们通过配置PHY芯片寄存器达到修改通信速率的效果。

首先打开串口调试助手,将波特率设置为115200(代码中默认设置的115200,使用其他波特率需要修改顶层文件的波特率数值),将数据位设置为8位,起始位1位,无校验位,1 位停止位,接收和发送的数据均以16进制数据进行显示,设置如下图所示:



图27 串口调试助手设置

首先将ILA的start位高电平作为触发条件,然后通过串口调试助手发送读取指令,首先读取17\_0号寄存器的数据,通过bit15和bit14判断当前PHY工作速率,如下图所示,发送帧头5A,然后读指示数据01,然后跟读取寄存器地址,17的16进制为11。发送指令后,上面会返回读取到该寄存器的数据为16'hAC48,bit15:14为2'b10,则表示此时的通信速率为1000Mbps,bit13为高电平表示全双工模式。



图28 串口助手发送读寄存器指令

此时可以通过PC端查看,也为1Gbps传输速率,然后查看ILA触发的波形时序,如下图所示,FPGA释放MDIO总线后,MDIO总线会被上拉电阻拉高,然后下个时钟会被PHY芯片 拉低,然后就在MDC时钟上升沿输出对应寄存器的数据,FPGA接收到的数据也是16'hAC48,与串口助手返回的数据一致。



图29 ILA抓取MDIO读时序

所以PHY芯片默认会使用1000Mbps全双工模式进行通信,然后我们要修改PHY芯片通信模式,则需要将PHY芯片的自动协商关闭(0\_0.12写入0),此时将通信速率更改为10Mbps,则0\_0.13和0\_0.6均写入0。并且使用半双工模式,那么0\_0.8写入0,想要0\_0.13和0\_0.6,0\_0.8写入生效,就必须在0\_0.15或者0\_0.9写入1,此处在0\_0.9写入1重启自动协商,所以需要写入的数据是16'h0200,串口助手发送写指令的格式如下所示。



图30 串口助手发送写寄存器指令

向0号寄存器吸入16'h0200, ILA抓取的时序如下所示:



图31 ILA抓取的写寄存器时序

上述时序图可能太小,将图放大,如下面两图所示:



图32 ILA抓取的写寄存器时序(放大部分1)



图33 ILA抓取的写寄存器时序(放大部分2)

然后继续读取17\_0.15:13寄存器,查看PHY芯片此时的通信速率,以及工作模式,读取的数据如下图所示,返回数据为16'h0C08,表明此时PHY芯片以10Mbps半双工模式进行通信,表示写入0\_0寄存器的数据有效。



图34 读17\_0寄存器

此时查看PC端以太网的通信速率如下图所示,也为10Mbps的通信速率,因此也可以判断数据的正确性。



图35 PC端此时通信速率

注意在设置0\_0寄存器时,需要重点关注自动协商是否被关闭,如果没有关闭自动协商,对PHY通信速率设置是不会起作用的。

综上所述,本文通过串口调试助手间接读写PHY芯片内部的寄存器,这种方式对于开始了解一个接口时非常有效,可以对你的猜想快速进行验证,可以对内部任何寄存器进行读写 操作,只需要通过串口助手修改发送的数据和地址即可,不需要对代码做出任何调整。

本文也是对MDIO的时序以及实现做了充分验证,由兴趣的可以读取其他页寄存器数据验证换页的操作,只需要提前向22号寄存器写入对应页即可跳转到指定页。工程文件可以在公众号后台回复"**FPGA实现MDIO控制器**"(不含引号)即可。

对了,放一个我刚开始读写这些寄存器的视频,由于开始没注意自动协商,怎么改寄存器都达不到效果,浪费了一些时间。



您的支持是我更新的最大动力!将持续更新工程,如果本文对您有帮助,还请多多点赞△、评论 ; 和收藏 ☆!